Maschinenprüfungsarchitektur - Machine Check Architecture
Beim Rechnen ist Machine Check Architecture ( MCA ) ein Intel- und AMD- Mechanismus, bei dem die CPU Hardwarefehler an das Betriebssystem meldet .
Die Prozessoren der P6- und Pentium 4-Familie von Intel, die Prozessoren der K7- und K8-Familie von AMD sowie die Itanium-Architektur implementieren eine Maschinenprüfungsarchitektur, die einen Mechanismus zum Erkennen und Melden von Hardware- (Maschinen-) Fehlern bietet, z. B.: Systembusfehler , ECC- Fehler, Paritätsfehler, Cache- Fehler und Übersetzungs-Lookaside-Pufferfehler . Es besteht aus einem Satz modellspezifischer Register ( MSRs ), die zum Einrichten der Maschinenprüfung verwendet werden, und zusätzlichen MSR-Bänken, die zum Aufzeichnen erkannter Fehler verwendet werden.
Siehe auch
- Maschinenprüfungsausnahme (MCE)
- Hochverfügbarkeit (HA)
- Zuverlässigkeit, Verfügbarkeit und Wartungsfreundlichkeit (RAS)
- Windows-Hardwarefehlerarchitektur (WHEA)