Zilog Z380 - Zilog Z380

Zilog Z382

Der Z380 und der Z382 sind Zilog 16-Bit / 32-Bit- Prozessoren von 1994. Er ist Z80- kompatibel, wurde aber viel später als seine Konkurrenten (Intel 386 und Motorola 68020 ) veröffentlicht und konnte daher nie nennenswert gewinnen Hebelwirkung des Marktes. Erfolgreicher war dagegen die neuere und schnellere eZ80- Familie.

Der Chip unterstützt 32-Bit- Verarbeitung mit einer Taktrate von bis zu 20  MHz .

Die Z380 ist nicht kompatibel mit Zilogs älteren Z800 und Z280 . Da der Z380 vom neueren Z180 abgeleitet ist , ist er ein weniger Mini-Computer-ähnliches Design als diese älteren Prozessoren, mit weniger Funktionen. Stattdessen hat es eine breitere ALU und eine Registerlänge von 32 Bit. Es kann somit 4 GB direkt adressieren:

  • Ähnliche Pipeline-Ausführung oder Fetch/Execute-Überlappung wie beim Z280
  • Einfachere MMU , ohne Speicherschutz .
  • Mindestens 2 Uhren/ Instruktion . Diese ist wie die Z280, aber auch für 32-Bit-Betrieb.
  • Kein On-Chip- Cache , da er mit den schnelleren statischen RAMs der 1990er Jahre und später redundant ist.
  • Fehlt die I/O-Trap- Funktion

Der Z382 ist als Data Communications Controller gekennzeichnet und verfügt zusätzlich zum Z380 über zusätzliche E/A-Funktionen.

  • 16550 Mimic mit E/A-Mailbox, DMA-Mailbox und 16 mABus-Laufwerk
  • 3 synchrone serielle HDLC-Kanäle – serielle Datenrate von bis zu 10 Mbit/s
  • GCI/SCIT-Busschnittstelle
  • 8 erweiterte DMA-Kanäle mit 24-Bit-Adressierung
  • Plug-and-Play-ISA-Schnittstelle
  • PCMCIA-Schnittstelle
  • 2 Enhanced ASCIs (UARTs) mit 16-Bit-Baudratengeneratoren (BRG)
  • Clocked Serial I/O Channel (CSIO) zur Verwendung mit SerialMemory
  • Zwei 16-Bit-Timer mit flexiblen Prescalern
  • Drei Speicherchip-Auswahlen mit Wartezustandsgeneratoren
  • Watch-Dog-Timer (WDT)
  • Bis zu 32 Allzweck-E/A-Pins n
  • DC bis 20 MHz Betriebsfrequenz bei 5,0 V n
  • DC bis 10 MHz Betriebsfrequenz @ 3.3Vn
  • 144-polige QFP- und VQFP-Style-Pakete

Verweise

Anmerkungen
Literaturverzeichnis

Weiterlesen